Gabriel PEREIRA DA SILVA
Instituição:
Universidade Federal do Rio de Janeiro
Centro:
Centro de Ciências Matemáticas e da Natureza
Unidade:
Instituto de Matemática
Departamento:
Departamento de Ciência da Computação/I Mat
Formação:
-
Universidade Federal do Rio de Janeiro
Engenharia de Sistemas e Computação | Doutorado | 1993 - 2000
-
Universidade Federal do Rio de Janeiro
Engenharia de Sistemas e Computação | Mestrado | 1988 - 1991
-
Universidade Federal do Rio de Janeiro
Engenharia Eletrônica | Graduação | 1979 - 1983
Laboratórios:
Nuvens de Palavras:
Artigos:
(25.00% artigos com DOI)
Titulo | DOI | Ano |
---|---|---|
An Approach to Parallel Algorithms for Long DNA Sequences Alignment on Manycore Architecture | 10.1089/cmb.2019.0362 | 2020 |
Um Simulador Didático para o Ensino de Arquitetura de Computadores e Internet das Coisas | 2018 | |
O Simulador SimuS na Plataforma Raspberry Pi | 2017 | |
SimuS - Um Simulador Para o Ensino de Arquitetura de Computadores | 2016 | |
Analysis and Performance Evaluation of Parallel BLAST | 2012 | |
The Experience in Designing and Evaluating the High Performance Cluster Netuno | 10.1007/s10766-012-0224-7 | 2012 |
An Analytical Area, Access and Cycle Time Model for On-Chip Multiported Memories | 1998 | |
Evaluation of a SPARC Architecture with Harvard Bus and Branch Target Cache | 1992 |
Eventos:
(14.71% eventos com DOI)
Titulo | DOI | Ano |
---|---|---|
Evaluating the Use of ChatGPT for Parallel Programming with OpenACC | 2024 | |
Active GA Accelerated by Simulated Annealing to Solve SPP in Packet Networks. | 2023 | |
The Velvet Assembler Using OpenACC Directives | 2023 | |
Desenvolvimento do Montador Velvet Usando OpenACC | 10.5753/wscad.2022.226589 | 2022 |
DALIGNER Performance Evaluation on Intel Xeon Phi Architecture | 10.29007/j5cs | 2019 |
Avaliação de Desempenho do Montador DALIGNER em Arquiteturas Manycore | 2018 | |
A Didactic Processor and Simulator for IoT | 10.1109/CISPEE.2018.8593408 | 2018 |
A public key compression method for Fully Homomorphic Encryption using Genetic Algorithms | 2016 | |
Os projetos acadêmicos nacionais e sua influência na indústria nacional: o caso da Cobra Computadores | 2016 | |
Aplicação do Algoritmo de Colônia de Formigas para Redução do Tamanho de Chaves Públicas em Criptografia Completamente Homomórfica | 2016 | |
Performance Evaluation of Parallel Genome Assemblers | 2015 | |
Uma abordagem do algoritmo do montador de DNA SOAPdenovo | 10.5540/03.2015.003.02.0105 | 2015 |
Avaliação de Desempenho Paralelo de Montadores de DNA Velvet e SOAPdenovo2 | 10.5540/03.2015.003.01.0322 | 2015 |
Parallel BLAST Analysis and Performance Evaluation | 2011 | |
The Experience in Designing and Building the High Performance Cluster Netuno | 2011 | |
Construção de um Ambiente Virtual de Aprendizagem para Apoiar o Ensino e a Aprendizagem da Disciplina ?Introdução às Funções Reais", Preparando a Base Matemática dos Ingressantes da Graduação dos Cursos da UFRJ | 2010 | |
Arquitetura e Avaliação do Cluster de Alto Desempenho Netuno | 2009 | |
Avaliação do Sistema de Arquivos Paralelo do Cluster Netuno | 2009 | |
Uma Arquitetura para Compressão de Código em Processadores Embarcados | 2008 | |
Um Compressor de Arquivos Paralelo Compatível com o Bzip2 | 2008 | |
NeanderWin - Um Simulador Didático para uma Arquitetura do Tipo Acumulador | 2006 | |
Fault-Tolerance of Parallel Volume Rendering on Cluster of PCs | 2004 | |
Mecanismos de Detecção de Instruções Dependentes em Arquiteturas Super Escalares | 2001 | |
BBM - Um processador de Blocos Básicos | 2000 | |
An Analytical Area, Access and Cycle Time Model for On-Chip Multiported Memories | 1997 | |
Técnicas para a Avaliação de Arquiteturas Superescalares | 1997 | |
A Segunda Geração de Computadores de Alto Desempenho da COPPE/UFRJ | 1996 | |
Avaliação de Alternativas de Implementação para um Microprocessador SPARC | 1991 | |
Um Simulador Configurável para uma Arquitetura RISC | 1990 | |
MULTIPLUS: Um Multiprocessador de Alto Desempenho | 1989 | |
Avaliação de um Ambiente UNIX com Múltiplos Processadores | 1988 | |
Um Supermini com Arquitetura baseada em Múltiplos Microprocessadores | 1986 | |
O Projeto PEGASUS-32X/PLURIX | 1984 | |
Estruturação de Projeto de Circuitos Integrados utilizando Tecnologia CMOS | 1983 |